Интегральные схемы: типы и описания. История отечественной электронной компонентной базы (ЭКБ)

Классификация интегральных схем

По конструктивно-технологическому исполнению различают полу-проводниковые, пленочные и гибридные ИС.

К полупроводниковым относят ПМС (полупроводниковые интег-ральные микросхемы), все элементы и межэлементные,соединения которой выполнены в объеме или на поверхности полупроводника. В зависимости от способов изоляции отдельных элементов различают ПМС с изоляцией p-n-переходами и микросхемы с диэлектрической (оксидной) изоляцией. ПМС можно изготовить и на подложке из ди-электрического материала на основе как биполярных, так и поле-вых транзисторов. Обычно в этих схемах транзисторы выполнены в виде трехслойных структур с двумя р-n-переходами (n-p-n-типа), а диоды — в виде двухслойных структур с одним р-л-переходом. Иног-да вместо диодов используют транзисторы в диодном включении. Резисторы ПМС, представленные участками легированного полу-проводника с двумя выводами, имеют сопротивление несколько ки-лоомов. В качестве высокоомных резисторов иногда используют об-ратное сопротивление р-n-перехода или входные сопротивления эмнт-терных повторителей. Роль конденсаторов в ПМС выполняют обратно смещенные p-rt-переходы. Емкость таких конденсаторов составляет 50 — 200 пФ. Дроссели в ПМС создавать трудно, поэтому большинство устройств проектируют без индуктивных элементов. Все элементы ПМС полу-чают в едином технологическом цикле в кристалле полупроводника. Соединения элементов таких схем осуществляются с помощью алю-миниевых или золотых пленок, получаемых методом вакуумного на-пыления. Соединение схемы с внешними выводами производят алю-миниевыми или золотыми проводниками диаметром около 10 мкм, которые методом термокомпрессии присоединяют к пленкам, а за-тем приваривают к внешним выводам микросхемы. Полупроводниковые микросхемы могут рассеивать мощность 50 — 100 мВт, работать на частотах до 20 — 100 МГц, обеспечивать время задержки до 5 не. Плотность монтажа электронных устройств на ПМС — до 500 элементов на 1 см3. Современный групповой технологический цикл позволяет обра-батывать одновременно десятки полупроводниковых пластин, каж-дая из которых содержит сотни ПМС с сотнями элементов в кристал-ле, связанных в заданные электронные цепи. При такой технологии обеспечивается высокая идентичность электрических характеристик микросхем.

Пленочными интегральными (или просто пленочными схемами ПС) называют ИС, все элементы и межэлементные соединения кото-рой выполнены только в виде пленок. Интегральные схемы подраз-деляют, на тонко- и толстопленочные. Эти схемы могут иметь коли-чественное и качественное различие. К тонкопленочным условно от-носят ИС с толщиной пленок до 1 мкм, а к толстопленочным — ИС с толщиной пленок выше 1 мкм. Качественное различие определяется технологией изготовления пленок. Элементы тонкопленочной ИС наносят на подложку с помощью термовакуумного осаждения и катод-ного распыления. Элементы толстопленочных ИС изготовляют преи-мущественно методом шелкографии с последующим вжиганием.

Гибридные интегральные микросхемы (ГИС) представляют со-бой сочетание навесных активных радиоэлементов (микротранзисто-ров, диодов) и пленочных пассивных элементов и их соединений. Обычно ГИС содержат: изоляционные основания из стекла или. ке-, рамики, на поверхности которых сформированы пленочные проводни-ки, резисторы, конденсаторы небольшой емкости; навесные бескор-пусные активные элементы (диоды, транзисторы); навесные пассив-ные элементы в миниатюрном исполнении (дроссели, трансформато-ры, конденсаторы большой емкости), которые не могут быть выпол-нены в виде пленок. Такую изготовленную ГИС герметизируют в пластмассовом или металлическом корпусе. Резисторы сопротивлением от тысячных долей ома до десятков килоомов в ГИС изготовляют в виде тонкой пленки нихрома или тантала. Пленки наносят на изоляционную основу (подложку) и под-вергают термическому отжигу. Для получения резисторов с сопро-тивлением в десятки мегаомов используют металлодиэлектрическив смеси (хрома, монооксида кремния и др.). Средние размеры пленоч-ных резисторов-(1 — 2)Х10~3 см2. Конденсаторы в ГИС выполняют из тонких пленок меди, сереб-ра, алюминия или золота. Напыление этих металлов производят с подслоем хрома, титана, молибдена, обеспечивая хорошую адгезию с изоляционным материалом подложки. В качестве диэлектрика в конденсаторах используют пленку из оксида кремния, бериллия, двуоксида титана и т. д. Пленочные конденсаторы изготовляют ем-костью от десятых долей пикофарады до десятков тысяч пикофарад размером от 10~3 до 1 см2. Проводники ГИС, с помощью которых осуществляют межэле-ментные соединения -и подключение к выводным зажимам, выпол-няют в виде тонкой пленки золота, меди или алюминия с подслоем никеля, хрома, титана, обеспечивающем высокую адгезию к изоля-ционному основанию. Гибридные интегральные схемы, у которых толщина пленок, образующихся при изготовлении пассивных эле-ментов, до 1 мкм с шириной 100 — 200 мкм,-относят к тонкопленоч-ным. Такие пленки получают методом термического напыления на поверхности подложек в вакууме с использованием трафаретов, ма-сок. Гибридные интегральные схемы с толщиной 1 мкм и более от-носят к толстопленочным и изготовляют путем напыления на подложки токопроводящих или диэлектрических паст через сетчатые трафареты с последующим их вжиганием в подложки при высокой температуре. Эти схемы имеют большие размеры и массу пассивных элементов. Навесные активные элементы состоят из гибких или жест-ких «шариковых» выводов, которые пайкой или сваркой присоединя-, ют к пленочной микросхеме.

Плотность пассивных и активных элементов при их многослой-ном расположении в ГИС, выполненной по тонкопленочной техноло-гии, достигает 300 — 500 элементов на 1 см3, а плотность монтажа электронных устройств на ГИС — 60 — 100 элементов на 1 см3. При такой плотности монтажа объем устройства, содержащего-107 эле-ментов, составляет 0,1 — 0,5 м3, а время безотказной работы — 103 — 104 ч. -

Основным преимуществом ГИС является возможность частичной интеграции элементов, выполненных по различной технологии (бипо-лярной, тонко- и толстопленочной и др.) с широким диапазоном электрических параметров (маломощные, мощные, активные, пассив-ные, быстродействующие и др.).

В настоящее время перспективна гибридизация различных типов интегральных схем. При малых геометрических размерах пленочных элементов и большой площади пассивных подложек на их поверхно-сти можно разместить десятки — сотни ИС и других компонентов. Та-ким путем создают многокристальные гибридные ИС с большим чис-лом (несколько тысяч) диодов, транзисторов в неделимом элементе. В комбинированных микросхемах можно разместить функциональ-ные узлы, обладающие различными электрическими характеристи-ками.

Сравнение ПМС и ГИС. Полупроводниковые микросхемы со сте-пенью интеграции до тысяч и более элементов в одном кристалле получили преимущественное. распространение. Объем производства ПМС на порядок превышает объем выпуска ГИС. В некоторых уст-ройствах целесообразно применять ГИС по ряду причин.

Технология ГИС сравнительно проста и требует меньших перво-начальных затрат на оборудование, чем полупроводниковая техно-логия, что упрощает создание нетиповых, нестандартных изделий и аппаратуры.

Пассивная часть ГИС изготовляется на отдельной подложке, что позволяет получать пассивные элементы высокого качества и создавать высокочастотные ИС.

Технология ГИС дает возможность заменять существующие ме-тоды многослойного печатного монтажа при размещении на подлож-ках бескорпусных ИС и БИС и других полупроводниковых компо-нентов. Технология ГИС предпочтительна для выполнения силовых ИС на большие мощности. Предпочтительно также гибридное испол-нение интегральных схем линейных устройств, обеспечивающих про-порциональную зависимость между входными и выходными сигна-лами. В этих устройствах сигналы изменяются в широком интерва-ле частот и мощностей, поэтому их ИС должны обладать широким диапазоном номиналов, не совместимых в едином процессе изготов-ления пассивных и активных элементов. Большие интегральные схе-мы БИС допускают объединение различных функциональных узлов, в связи с чем они получили широкое распространение в линейных устройствах.

Преимущества и недостатки интегральных схем.

  • Преимуществом ИС являются высокая надежность, малые размеры и масса. Плот-ность активных элементов в БИС достигает 103 — 104 на 1 см3. При установке микросхем в печатные платы и соединении их в блоки плотность элементов составляет 100 — 500 на 1 см3, что в 10 — 50 раз выше, чем при использовании отдельных транзисторов, диодов, ре-зисторов в микромодульных устройствах.
  • Интегральные схемы безынерционны в работе. Благодаря не-большим, размерам в микросхемах снижаются междуэлектродные емкости и индуктивности соединительных проводов, что позволяет использовать их на сверхвысоких частотах (до 3 ГГц) и в логичес-ких схемах с малым временем задержки (до 0,1 не).
  • Микросхемы экономичны (от 10 до 200 мВт) и уменьшают рас-ход электроэнергии и массу источников питания.

Основным недостатком ИС является малая выходная мощность (50 — 100 мВт).

В зависимости от функционального назначения ИС делят на две основные категории — аналоговые (или линейно-импульсные) и цифровые (или логические).

Аналоговые интегральные схемы АИС используются в радио-технических устройствах и служат для генерирования и линейного усиления сигналов, изменяющихся по закону непрерывной функции в широком диапазоне мощностей и частот. Вследствие этого анало-говые ИМС должны содержать различные по номиналам пассивные и по параметрам активные элементы, что усложняет их разработку. Гибридные микросхемы уменьшают трудности изготовления аналого-вых устройств в микроминиатюрном исполнении. Интегральные мик-росхемы становятся основной элементной базой для радиоэлектрон-ной аппаратуры.

Цифровые интегральные схемы ЦИС применяются в ЭВМ, уст-ройствах дискретной обработки информации и автоматики. С по-мощью ЦИС преобразуются и обрабатываются цифровые коды. Ва-риантом этих схем являются логические микросхемы, выполняющие операции над двоичными кодами в большинстве современных ЭВМ и цифровых устройств.

Аналоговые и цифровые ИС выпускаются сериями. В серию входят ИС, которые могут выполнять различные функции, но имеют единое конструктивно-технологическое исполнение и предназначают-ся для совместного применения. Каждая серия содержит несколько различающихся типов, которые могут делиться на типономиналы, имеющие конкретное функциональное назначение и условное обозна-чение. Совокупность типономиналов образует тип ИС.

Интегральная схема (микросхема) – миниатюрное электронное устройство, состоящее из большого количества радиоэлектронных элементов, конструктивно и электрически связанных между собой. Обычно интегральная схема создается для выполнения конкретной функции. По сути, микросхема объединяет в себе какую-то электронную схему, где все элементы (транзисторы , диоды , резисторы, конденсаторы) и электрические связи между ними конструктивно выполнены на одном кристалле. Поскольку размеры отдельных компонентов очень малы (микро- и нанометры), то на одном кристалле при современном развитии технологий, можно поместить более миллиона электронных компонентов.

У понятия интегральная схема есть несколько синонимов: микросхема, микрочип, чип. Несмотря на некоторую особенность определения этих терминов и разницу между ними, в обиходе все они применяются для обозначения интегральной схемы. В современных электронных устройствах самых различных сфер применения, начиная от бытовых приборов и заканчивая сложными медицинскими и научными электроприборами, сложно найти прибор, в котором бы не применялись интегральные схемы. Иногда одна микросхема выполняет практически все функции в электронном приборе.

Интегральные схемы делятся на группы по нескольким критериям. По степени интеграции – количеству элементов, размещенных на кристалле. По типу обрабатываемого сигнала: цифровые, аналоговые и аналого-цифровые. По технологии их производства и используемых материалов – полупроводниковые, пленочные и т.д.

На сегодняшний день уровень развития технологий при производстве интегральных схем находится на очень высоком уровне. Повышения степени интеграции, улучшение параметров интегральных схем тормозится не технологическими ограничениями, а процессами, происходящими на молекулярном уровне в используемых для производства материалах (обычно полупроводниках). Поэтому исследования производителей и разработчиков микрочипов ведутся в направлении поиска новых материалов, которые смогли бы заменить

) впервые выдвинул идею объединения множества стандартных электронных компонентов в монолитном кристалле полупроводника . Осуществление этих предложений в те годы не могло состояться из-за недостаточного развития технологий.

В конце 1958 года и в первой половине 1959 года в полупроводниковой промышленности состоялся прорыв. Три человека, представлявшие три частные американские корпорации, решили три фундаментальные проблемы, препятствовавшие созданию интегральных схем. Джек Килби из Texas Instruments запатентовал принцип объединения, создал первые, несовершенные, прототипы ИС и довёл их до серийного производства. Курт Леговец из Sprague Electric Company изобрёл способ электрической изоляции компонентов, сформированных на одном кристалле полупроводника (изоляцию p-n-переходом (англ. P–n junction isolation )). Роберт Нойс из Fairchild Semiconductor изобрёл способ электрического соединения компонентов ИС (металлизацию алюминием) и предложил усовершенствованный вариант изоляции компонентов на базе новейшей планарной технологии Жана Эрни (англ. Jean Hoerni ). 27 сентября 1960 года группа Джея Ласта (англ. Jay Last ) создала на Fairchild Semiconductor первую работоспособную полупроводниковую ИС по идеям Нойса и Эрни. Texas Instruments , владевшая патентом на изобретение Килби, развязала против конкурентов патентную войну, завершившуюся в 1966 году мировым соглашением о перекрёстном лицензировании технологий.

Ранние логические ИС упомянутых серий строились буквально из стандартных компонентов, размеры и конфигурации которых были заданы технологическим процессом. Схемотехники, проектировавшие логические ИС конкретного семейства, оперировали одними и теми же типовыми диодами и транзисторами. В 1961-1962 гг. парадигму проектирования сломал ведущий разработчик Sylvania Том Лонго, впервые использовав в одной ИС различные конфигурации транзисторов в зависимости от их функций в схеме. В конце 1962 г. Sylvania выпустила в продажу первое семейство разработанной Лонго транзисторно-транзисторной логики (ТТЛ) - исторически первый тип интегральной логики, сумевший надолго закрепиться на рынке. В аналоговой схемотехнике прорыв подобного уровня совершил в 1964-1965 годах разработчик операционных усилителей Fairchild Боб Видлар .

Первая в СССР гибридная толстоплёночная интегральная микросхема (серия 201 «Тропа») была разработана в 1963-65 годах в НИИ точной технологии («Ангстрем »), серийное производство с 1965 года. В разработке принимали участие специалисты НИЭМ (ныне НИИ «Аргон») .

Первая в СССР полупроводниковая интегральная микросхема была создана на основе планарной технологии , разработанной в начале 1960 года в НИИ-35 (затем переименован в НИИ «Пульсар») коллективом, который в дальнейшем был переведён в НИИМЭ («Микрон »). Создание первой отечественной кремниевой интегральной схемы было сконцентрировано на разработке и производстве с военной приёмкой серии интегральных кремниевых схем ТС-100 (37 элементов - эквивалент схемотехнической сложности триггера , аналога американских ИС серии SN -51 фирмы Texas Instruments ). Образцы-прототипы и производственные образцы кремниевых интегральных схем для воспроизводства были получены из США. Работы проводились в НИИ-35 (директор Трутко) и Фрязинским полупроводниковым заводом (директор Колмогоров) по оборонному заказу для использования в автономном высотомере системы наведения баллистической ракеты . Разработка включала шесть типовых интегральных кремниевых планарных схем серии ТС-100 и с организацией опытного производства заняла в НИИ-35 три года (с 1962 по 1965 год). Ещё два года ушло на освоение заводского производства с военной приёмкой во Фрязино (1967 год) .

Параллельно работа по разработке интегральной схемы проводилась в центральном конструкторском бюро при Воронежском заводе полупроводниковых приборов (ныне - ). В 1965 году во время визита на ВЗПП министра электронной промышленности А. И. Шокина заводу было поручено провести научно-исследовательскую работу по созданию кремниевой монолитной схемы - НИР «Титан» (приказ министерства от 16.08.1965 г. № 92), которая была досрочно выполнена уже к концу года. Тема была успешно сдана Госкомиссии, и серия 104 микросхем диодно-транзисторной логики стала первым фиксированным достижением в области твердотельной микроэлектроники, что было отражено в приказе МЭП от 30.12.1965 г. № 403.

Уровни проектирования

В настоящее время (2014 г.) большая часть интегральных схем проектируется при помощи специализированных САПР , которые позволяют автоматизировать и значительно ускорить производственные процессы , например, получение топологических фотошаблонов.

Классификация

Степень интеграции

В зависимости от степени интеграции применяются следующие названия интегральных схем:

  • малая интегральная схема (МИС) - до 100 элементов в кристалле,
  • средняя интегральная схема (СИС) - до 1000 элементов в кристалле,
  • большая интегральная схема (БИС) - до 10 тыс. элементов в кристалле,
  • сверхбольшая интегральная схема (СБИС) - более 10 тыс. элементов в кристалле.

Ранее использовались также теперь уже устаревшие названия: ультрабольшая интегральная схема (УБИС) - от 1-10 млн. до 1 млрд. элементов в кристалле и, иногда, гигабольшая интегральная схема (ГБИС) - более 1 млрд. элементов в кристалле. В настоящее время, в 2010-х, названия «УБИС» и «ГБИС» практически не используются, и все микросхемы с числом элементов более 10 тыс. относят к классу СБИС.

Технология изготовления

  • Полупроводниковая микросхема - все элементы и межэлементные соединения выполнены на одном полупроводниковом кристалле (например, кремния , германия , арсенида галлия , оксида гафния).
  • Плёночная интегральная микросхема - все элементы и межэлементные соединения выполнены в виде плёнок :
    • толстоплёночная интегральная схема;
    • тонкоплёночная интегральная схема.
  • Гибридная микросхема (часто называемая микросборкой ), содержит несколько бескорпусных диодов, бескорпусных транзисторов и(или) других электронных активных компонентов. Также микросборка может включать в себя бескорпусные интегральные микросхемы. Пассивные компоненты микросборки (резисторы , конденсаторы , катушки индуктивности) обычно изготавливаются методами тонкоплёночной или толстоплёночной технологий на общей, обычно керамической подложке гибридной микросхемы. Вся подложка с компонентами помещается в единый герметизированный корпус.
  • Смешанная микросхема - кроме полупроводникового кристалла содержит тонкоплёночные (толстоплёночные) пассивные элементы, размещённые на поверхности кристалла.

Вид обрабатываемого сигнала

Технологии изготовления

Типы логики

Основным элементом аналоговых микросхем являются транзисторы (биполярные или полевые). Разница в технологии изготовления транзисторов существенно влияет на характеристики микросхем. Поэтому нередко в описании микросхемы указывают технологию изготовления, чтобы подчеркнуть тем самым общую характеристику свойств и возможностей микросхемы. В современных технологиях объединяют технологии биполярных и полевых транзисторов, чтобы добиться улучшения характеристик микросхем.

  • Микросхемы на униполярных (полевых) транзисторах - самые экономичные (по потреблению тока):
    • МОП -логика (металл-оксид-полупроводник логика) - микросхемы формируются из полевых транзисторов n -МОП или p -МОП типа;
    • КМОП -логика (комплементарная МОП-логика) - каждый логический элемент микросхемы состоит из пары взаимодополняющих (комплементарных) полевых транзисторов (n -МОП и p -МОП).
  • Микросхемы на биполярных транзисторах :
    • РТЛ - резисторно-транзисторная логика (устаревшая, заменена на ТТЛ);
    • ДТЛ - диодно-транзисторная логика (устаревшая, заменена на ТТЛ);
    • ТТЛ - транзисторно-транзисторная логика - микросхемы сделаны из биполярных транзисторов с многоэмиттерными транзисторами на входе;
    • ТТЛШ - транзисторно-транзисторная логика с диодами Шоттки - усовершенствованная ТТЛ, в которой используются биполярные транзисторы с эффектом Шоттки ;
    • ЭСЛ - эмиттерно-связанная логика - на биполярных транзисторах, режим работы которых подобран так, чтобы они не входили в режим насыщения, - что существенно повышает быстродействие;
    • ИИЛ - интегрально-инжекционная логика.
  • Микросхемы, использующие как полевые, так и биполярные транзисторы:

Используя один и тот же тип транзисторов, микросхемы могут создаваться по разным методологиям, например, статической или динамической . КМОП и ТТЛ (ТТЛШ) технологии являются наиболее распространёнными логиками микросхем. Где необходимо экономить потребление тока, применяют КМОП-технологию, где важнее скорость и не требуется экономия потребляемой мощности применяют ТТЛ-технологию. Слабым местом КМОП-микросхем является уязвимость к статическому электричеству - достаточно коснуться рукой вывода микросхемы, и её целостность уже не гарантируется. С развитием технологий ТТЛ и КМОП микросхемы по параметрам сближаются и, как следствие, например, серия микросхем 1564 сделана по технологии КМОП, а функциональность и размещение в корпусе как у ТТЛ технологии.

Микросхемы, изготовленные по ЭСЛ-технологии, являются самыми быстрыми, но и наиболее энергопотребляющими, и применялись при производстве вычислительной техники в тех случаях, когда важнейшим параметром была скорость вычисления. В СССР самые производительные ЭВМ типа ЕС106х изготавливались на ЭСЛ-микросхемах. Сейчас эта технология используется редко.

Технологический процесс

При изготовлении микросхем используется метод фотолитографии (проекционной, контактной и др.), при этом схему формируют на подложке (обычно из кремния), полученной путём резки алмазными дисками монокристаллов кремния на тонкие пластины. Ввиду малости линейных размеров элементов микросхем, от использования видимого света и даже ближнего ультрафиолетового излучения при засветке отказались.

Следующие процессоры изготавливали с использованием УФ-излучения (эксимерный лазер ArF, длина волны 193 нм). В среднем внедрение лидерами индустрии новых техпроцессов по плану ITRS происходило каждые 2 года, при этом обеспечивалось удвоение количества транзисторов на единицу площади: 45 нм (2007), 32 нм (2009), 22 нм (2011) , производство 14 нм начато в 2014 году , освоение 10 нм процессов ожидается около 2018 года.

В 2015 году появились оценки, что внедрение новых техпроцессов будет замедляться .

Контроль качества

Для контроля качества интегральных микросхем широко применяют так называемые тестовые структуры .

Назначение

Интегральная микросхема может обладать законченной, сколь угодно сложной, функциональностью - вплоть до целого микрокомпьютера (однокристальный микрокомпьютер).

Аналоговые схемы

  • Фильтры (в том числе на пьезоэффекте).
  • Аналоговые умножители .
  • Аналоговые аттенюаторы и регулируемые усилители .
  • Стабилизаторы источников питания: стабилизаторы напряжения и тока .
  • Микросхемы управления импульсных блоков питания.
  • Преобразователи сигналов.
  • Схемы синхронизации .
  • Различные датчики (например, температуры).

Цифровые схемы

  • Буферные преобразователи
  • (Микро)процессоры (в том числе ЦП для компьютеров)
  • Микросхемы и модули памяти
  • ПЛИС (программируемые логические интегральные схемы)

Цифровые интегральные микросхемы имеют ряд преимуществ по сравнению с аналоговыми:

  • Уменьшенное энергопотребление связано с применением в цифровой электронике импульсных электрических сигналов. При получении и преобразовании таких сигналов активные элементы электронных устройств (транзисторов) работают в «ключевом» режиме, то есть транзистор либо «открыт» - что соответствует сигналу высокого уровня (1), либо «закрыт» - (0), в первом случае на транзисторе нет падения напряжения , во втором - через него не идёт ток . В обоих случаях энергопотребление близко к 0, в отличие от аналоговых устройств, в которых большую часть времени транзисторы находятся в промежуточном (активном) состоянии.
  • Высокая помехоустойчивость цифровых устройств связана с большим отличием сигналов высокого (например, 2,5-5 В) и низкого (0-0,5 В) уровня. Ошибка состояния возможна при таком уровне помех, когда высокий уровень интерпретируется как низкий и наоборот, что маловероятно. Кроме того, в цифровых устройствах возможно применение специальных кодов , позволяющих исправлять ошибки.
  • Большая разница уровней состояний сигналов высокого и низкого уровня (логических «0» и «1») и достаточно широкий диапазон их допустимых изменений делает цифровую технику нечувствительной к неизбежному в интегральной технологии разбросу параметров элементов, избавляет от необходимости подбора компонентов и настройки элементами регулировки в цифровых устройствах.

Аналого-цифровые схемы

  • цифро-аналоговые (ЦАП) и аналого-цифровые преобразователи (АЦП);
  • трансиверы (например, преобразователь интерфейса Ethernet );
  • модуляторы и демодуляторы ;
    • радиомодемы
    • декодеры телетекста, УКВ-радио-текста
    • трансиверы Fast Ethernet и оптических линий
    • Dial-Up модемы
    • приёмники цифрового ТВ
    • сенсор оптической «мыши»
  • микросхемы питания электронных устройств - стабилизаторы, преобразователи напряжения, силовые ключи и др.;
  • цифровые аттенюаторы ;
  • схемы фазовой автоподстройки частоты (ФАПЧ);
  • генераторы и восстановители частоты тактовой синхронизации;
  • базовые матричные кристаллы (БМК): содержит как аналоговые, так и цифровые схемы;

Серии микросхем

Аналоговые и цифровые микросхемы выпускаются сериями. Серия - это группа микросхем, имеющих единое конструктивно-технологическое исполнение и предназначенные для совместного применения. Микросхемы одной серии, как правило, имеют одинаковые напряжения источников питания, согласованы по входным и выходным сопротивлениям, уровням сигналов.

Корпуса

Специфические названия

Микропроцессор формирует ядро вычислительной машины, дополнительные функции, типа связи с периферией выполнялись с помощью специально разработанных наборов микросхем (чипсет). Для первых ЭВМ число микросхем в наборах исчислялось десятками и сотнями, в современных системах это набор из одной-двух-трёх микросхем. В последнее время наблюдаются тенденции постепенного переноса функций чипсета (контроллер памяти, контроллер шины PCI Express ) в процессор.

1 Интегральные микросхемы (ИС)

Основной базой современной дискретной механики является интегральная микроэлектроника. Переход к ИС существенно изменил способы построения электронной аппаратуры, поскольку изделия микросхематехники представляют собой законченные функциональные узлы, будь то логические элементы для выполнения простейших операций или процессоры вычислительных машин, состоящие из многих тысяч элементов.

1.Терминология

В соответствии с ГОСТ17021-88 «Микросхемы интегральные. Термины и определения».

Интегральная микросхема (ИС ) – микроэлектронное изделие, выполняющее определенную функцию преобразования и обработки сигнала и имеющее высокую плотность упаковки электрически соединенных элементов (или элементов и компонентов) и (или) кристаллов, которое с точки зрения требований к испытаниям, приемке, поставке и эксплуатации рассматривается как единое целое.

Полупроводниковая интегральная микросхема – интегральная микросхема, все элементы и межэлементные соединения которой выполнены в объеме и на поверхности полупроводника.

Пленочная интегральная микросхема – интегральная микросхема, все элементы и межэлементные соединения которой выполнены в виде пленок (частным случаем, пленочных ИС являются толстопленочные и тонкопленочные ИС).

Гибридная интегральная микросхема – интегральная микросхема, содержащая кроме элементов компоненты и (или) кристаллы (частным случаем гибридной ИС является многокристальная ИС).

Тонкопленочная технология – основные материалы:

Подложка - для нанесения и создания рисунка схемы (ситалл, керамика);

Проводящая пленка – медь, алюминий, золото;

Резистивный материал – металлы и их сплавы, оксид олова, диэлектрики, смеси.

Толстопленочные – в основном качестве коммутационных, плат.

В настоящее время существуют интегральные микросхемы 6-ти степеней интеграции (таблица 1).

Малая интегральная микросхема (МИС) - ИС, содержащая до 100 элементов и (или) компонентов включительно (1..2 степень).

Средняя интегральная микросхема (СИС ) - ИС, содержащая свыше 100 до 1000 элементов и (или) компонентов для цифровых ИС и свыше 100 до 500 – для аналоговых (2..3 степень).

Большая интегральная микросхема (БИС) - ИС, содержащая свыше 1000 элементов и (или) компонентов для цифровых ИС и свыше 500 – для аналоговых ИС (3..4 степень).

Сверхбольшая интегральная микросхема (СБИС) - ИС, содержащая свыше 100000 элементов и (или) компонентов для цифровых ИС с регулярной структурой построения, свыше 50000 – для цифровых ИС с нерегулярной структурой построения, и свыше 10000 – для аналоговых ИС (5..7 степень).

Примечание: К цифровым ИС с регулярной структурой построения относят схемы запоминающих устройств и схемы на основе базовых матричных сигналов, с нерегулярной структурой построения схемы вычислительных средств.

Сверхскоростная интегральная микросхема (ССИС ) – цифровая ИС, функциональное быстродействие которой не менее 1*10 13 Гц/см 3 на один логический элемент.

Под функциональным быстродействием понимают произведение рабочей частоты логического элемента, равно обратному учетверенному значению максимальному среднего времени задержки распространения сигнала на число логических элементов, приходящихся на 1 квадратный сантиметр площади кристалла.

3 Классификация интегральных схем по уровням интеграции.

Таблица 1 - Классификация ИС по уровням интеграции

Сте- Уровень Число элементов и компонентов в одной микросхеме

пень интег- Цифровые микросхемы Аналоговые

интег- рации на МОП- на биполярных микросхемы

рации транзисторах транзисторах

1..2 МИС <= 100 <= 100 <= 100

2..3 CИС > 100 <= 1000 > 100 <= 500 > 100 <= 500

3..4 БИС > 1000 <= 10000 > 500 <= 2000 > 500

4..5 СБИС > 100000 > 50000 > 10000

Аналоговая интегральная микросхема - интегральная микросхема, предназначенная для преобразования и обработки сигналов по закону непрерывной функции (частным случаем аналоговой ИС являются микросхема с линейной характеристикой - линейная ИС).

Цифровая ИС - интегральная микросхема, предназначенная для преобразования и обработки сигналов, изменяющихся по закону дискретной функции (частным случаем цифровой ИС является логическая микросхема)

Степень интеграции интегральной микросхемы – показатель степени сложности микросхемы, характеризуемый числом содержащихся в ней элементов и компонентов.

Определяется по формуле: k=lgN,

где k – коэффициент, определяющий степень интеграции, округляемый до ближайшего большего целого числа.

N – число элементов и компонентов, входящих в интегральную микросхему.

Серия интегральных микросхем - совокупность типов интегральных микросхем, которые могут выполнять различные функции, имеют единое конструктивно-технологическое исполнение и предназначены для совместного применения.

На низшем, нулевом уровне конструктивной иерархии ЭВА любого типа и назначения находятся ИС, выполняющие логические, вспомогательные, специальные функции, а также функции запоминания. В настоящее время промышленностью выпускается большое количество интегральных схем, которые можно классифицировать по ряду признаков.

2 Классификация микросхем и условные обозначения

В зависимости от технологии изготовления ИС делятся на 4 разновидности: полупроводниковые; пленочные; гибридные; совмещенные

Элементы электрической схемы полупроводниковых ИС формируют в объеме или на поверхности полупроводникового материала (подложки). Формирование активных и пассивных элементов введением определенным образом концентрации примесей с различным числом монокристаллической пластины.

Рисунок 1 – Классификация интегральных схем

В гибридных ИС пассивную часть выполняют в виде пленок, наносимых на поверхность диэлектрического материала (подложки), а активные элементы, имеющие самостоятельное конструктивное оформление, - крепят к поверхности подложки.

В зависимости от методов подсоединения активных бескорпусных элементов, активные ИС бывают с гибкими и жесткими выводами.

Разновидностью полупроводниковых ИС являются совмещенные ИС.

В совмещенных ИС активные элементы выполняются внутри полупроводниковой подложки, а пассивная часть – в виде металлических пленок на ее поверхность.

По функциональному назначению ИС можно разделить на:

1) цифровые; 2) аналоговые.

Цифровые ИС используют в ЦВМ, устройствах дискретной автоматики и т.д. К ним принадлежат микропроцессорные схемы, схемы памяти и ИС, выполняющие логические функции.

Линейные и линейно-импульсные ИС применяются в аналоговых вычислительных машинах и в устройствах преобразования информации.

К ним относятся различные операционные усилители, компараторы и другие схемы.

В основу классификации цифровых микросхем положены три признака:

1)вид компонентов логической схемы, на которых выполняются логические операции над входными переменными;

2)способ соединения полупроводниковых приборов в логическую схему;

3)вид связи между логическими схемами.

По этим признакам логические ИС можно классифицировать следующим образом:

1) схемы с непосредственными связями на МОП-структурах – НСТЛМ (МОП – металл – окисел - полупроводник или МДП металл-диэлектрик - полупроводник).

2)схемы с резисторно - емкостными связями – РТЛ; РЕТЛ – схемы, входная логика которых осуществляется на резисторных цепях. РЕТЛ и РТЛ – морально устарели и в новых разработках не используются;

3)схемы, входная логика которых осуществляется на диодах – ДТЛ;

4 схемы, входная логика которых выполняется многоэмитторным транзистором – ТТЛ;

5) схемы, со связанными эмиттерами – ЭСЛ, или ПТТЛ – логика на переключателях тока;

6) инжекционно-интегральная логика ИИЛ или И 2 Л – на ее основе создаются микросхемы большой степени интеграции высокого быстродействия и с малым потреблением энергии;

7) схемы, основанные на совместном включении пары транзисторов с каналами разных видов проводимости, так называемые комплиментарные структуры. (КМОП – структуры).

В условном обозначении ИС конструктивно-технологическое исполнение обозначаются цифрой:

    1 ,5 ,6 ,7 – полупроводниковые; 2 ,4 ,8 – гибридные;

    3 прочие – (пленочные, вакуумные и т.д.).

По характеру выполнения функций в РЭА ИС подразделяются на подгруппы (например, генераторы, усилители и т.д.) и виды (например, преобразователи частоты, фазы, напряжения) подгруппа обозначается соответствующими буквами, (например ГС-генератор (Г) гармонических сигналов (С), НД-набор (Н) диодов (Д))

4 Корпуса микросхем

В ГОСТ 17467-88 приведены термины, касающиеся конструктива ИС.

Тело корпуса – часть корпуса без выводов.

Позиция вывода – одно из нескольких равноотстоящих друг от друга место положений выводов на выходе из тела корпуса, расположенных по окружности или в ряду, которое может быть занято или не занято выводом. Каждая позиция вывода обозначается порядковым номером.

Установочная плоскость – плоскость, на которую устанавливается ИС.

Коняев Иван Сергеевич,студент 3 курса Армавирского механикотехнологического института(филиала) ФГБОУ ВПО КубГТУ, г. Армавир[email protected]

Моногаров Сергей Иванович,кандидат технических наук, доцент кафедры внутризаводского электрооборудования и автоматики Армавирского механикотехнологического института(филиала) ФГБОУ ВПО КубГТУ, г. Армавир[email protected]

Принципыпостроения больших интегральных схем

Аннотация. Данная статья посвящена вопросампринципов построения больших интегральных схем(БИС). Ключевые слова: БИС,большая интегральная микросхема, базовые матричные кристаллы, программируемые логические устройства.

В настоящее время в микроэлектронной аппаратуре используются как специализированные, так и универсальные микросхемы различной степени интеграции. В то же время наблюдается определённая тенденция широкого применения интегральных микросхем высокой степени интеграции –больших интегральных микросхем (БИС), о которых и пойдёт речь в данной статье.Универсальные микросхемы выпускаются большими тиражами и применяются в широком диапазоне электронных устройств, в то время как специализированные микросхемы выпускаются ограниченными тиражами и имеют строго определённую область применения.Специализированные БИС, выполненные на базовых матричных кристаллах(БМК)и программируемых логических устройствах(ПЛУ)имеют особенно широкое применение. Столь широкое применение обусловлено тем, что автоматизированное проектирование таких БИС занимает относительно короткий промежуток времени: порядка нескольких недель для БИС на основе БМК, нескольких дней –для БИС на основе ПЛУ.Рассмотрим принципы построения и параметры базовых матричных кристаллов. В состав БМК входят заранее сформированная матрица базовых ячеек (располагается в центральной части), а так же группу буферных ячеек, которые располагаются по периферии кристалла (рис. 1).В свою очередь в состав ячеек входят группы нескоммутированных элементов (транзисторов, конденсаторов, резисторов) и отрезков полупроводниковых шин, предназначенных для реализации пересекающихся электрических связей.Из элементов ячеек с помощью электрических связей в виде металлических (проводниковых) и полупроводниковых шин формируются различные функциональные элементы (триггеры, счетчики, регистры и др.), буферные элементы, а так жесоединения между ними.

А) б) в)Рисунок 1 –Типовые структуры БМК: а) со сплошным массивом однородных ячеек; б) с массивом однородных ячеек или макроячеек, разделённых вертикальными и горизонтальными каналами для проводников; в) с массивом неоднородных ячеек, разделённых горизонтальными каналами; 1 –матрица базовых ячеек; 2 –матрица буферных ячеек; 3,5,8 –ячейки матриц, 4,7,10 –буферные ячейки, 6,9 –макроячейки; 11,12 –горизонтальные каналы; 13 –вертикальные каналы

В данном типе БИС, как правило, основные функциональные элементы потребляют малое количество энергии, достаточное для обеспечения необходимого быстродействия. В свою очередь, буферные элементы, которые осуществляют внешние связи матричное БИС, потребляют более высокую мощность, что обусловлено необходимостью для согласования по уровням логического напряжения определённой величины, нагрузочной способности и помехоустойчивости. В состав ячеек входит множестворазнообразных активных и пассивных элементов. При этом к параметрам пассивных элементов предъявляются требования достаточно высокой точности и стабильности. В состав БМК, предназначенных для изготовления аналогоцифровых БИС, входят обычно две матрицы ячеек, для формирования соответственно аналоговых и цифровых устройств. Базовые матричные кристаллы для цифровых и аналоговых БИС формируютсяна основе биполярных транзисторов и полевых транзисторов с изолированным затвором. В аналоговых БИС широкое применение получили биполярные транзисторы с высокой крутизной проходной вольтамперной характеристики.В свою очередь матрицы могут состоять из однородных или неоднородных ячеек. В БМК, предназначенныхдля реализации цифровых БИС с невысокой степенью интеграции (около 1000 логических элементов)используются однородные ячейки, в то время как для цифровых БИС с высокой степенью интеграции (около 10000 логических элементов) и цифроаналоговых БИС –матрицы с неоднородными ячейками. Применяются два способа организации ячеек матрицы БМК:1.На основе элементов ячейки может быть сформирован один базовый логический элемент, выполняющий элементарную функцию (НЕ, ИНЕ, ИЛИНЕ с разветвлениями по входам и выходам). Для реализации более сложных функций используют несколько ячеек. Число, разновидности и параметры элементов определяются электрической схемой базового логического элемента.2.На основе элементов ячейки может быть сформирован любой функциональный элемент библиотеки. Типы элементови их число определяются электрической схемой самого сложного функционального элемента.При первом способе построения ячеек можно получить достаточно высокие коэффициент их использования в составе матрицы, коэффициент использования площади БМК и, соответственно,повышенную степень интеграции БИС. При втором способе построения ячеек БМК упрощается система автоматизированного проектирования БИС, так как посадочные места одинаковых по форме и размерам ячеек заранее определены. Однако, если в проектируемой БИС используется достаточно много простых функциональных элементов библиотеки с низким коэффициентом использования элементов ячейки, снижается коэффициент использования площади кристалла, а значит истепень интеграции БИС.В матричных БИС электрические соединения выполняются с помощью металлических (проводниковых) и полупроводниковых (монои поликристаллических) шин. Шины цепей питания и заземления, как правило, выполняются из алюминия, который характеризуется низким удельным сопротивлением. Легированные полупроводниковые шины, имеющие повышенноеудельное сопротивление, в основном применяются для реализации коротких слаботочных сигнальных цепей.Для создания электрических связей между элементами используется однои многоуровневая металлизация. По окончании проектирования, набор параметров и характеристик БМК должен быть достаточно полным для потребителя. К типовым параметрам и характеристикам БМК относятся:1.технология изготовления;2.число ячеек в кристалле;3.структура (набор элементов) ячейки;4.наименование, типовые электрические параметры, схемы и фрагменты типовых функциональных элементов, формируемых на основе элементов ячеек;5.параметры элементов вводавывода;6.число периферийных контактных площадок;7.требования к источнику питания;8.указания по расположению и использованию контактных площадок для цепей питания и заземления и др.;БМК могут послужить основой для цифровых, аналоговых, цифроаналоговых и аналогоцифровых больших интегральных схем. В то же время, совокупность элементов БМК, предназначенных для применения в аналоговых БИС, позволяетформировать усилители, компараторы, аналоговые цифровые ключи и другие устройства.Не так давно основнымприменением БМК являлисьсредства вычислительной техники исистемы управления технологическими процессами. Некоторые БМК, например Т34ВГ1(КА1515ХМ1216), применялись в советских клонах компьютера ZX Spectrumв качестве контроллера внешних устройств. Аналог БМК -микросхема ULA в компьютерах Синклера. В настоящее время БМК в большинстве применений вытеснены ПЛИС(программируемая логическая интегральная схема–примечание автора), не требующими заводского производственного процесса для программирования и допускающими перепрограммирование. Далее рассмотрим программируемые логические матрицы.Программируемые логические устройства имеют матричную структуру и шинную организацию элементов (каждый элемент соединяется вертикальными и горизонтальными шинами). В ПЛУ используются программируемые матрицы И, ИЛИ и их комбинации:непрограммируемое И –программируемое ИЛИ;программируемое И –непрограммируемое ИЛИ;программируемое И –программируемое ИЛИ.Существует две разновидности программируемых логических устройств:

программируемые в условиях производства специализированных БИС на основе кристалловполуфабрикатов с помощью одного заказного фотошаблона по технологии, подобной технологии изготовления матричных БИС;

программируемые потребителемизготовителем аппаратуры ©загрузкойª (введением информации) внутренних регистров или физическим воздействием на отдельные элементы матриц (пережигание перемычек, пробой диодов, изменение режимов работы полупроводниковых приборов).Логические устройства, программируемые потребителем, являются универсальными микроэлектронными устройствами, которые ©настраиваютсяª на заданную функцию с помощью автоматических программаторов.В практике широко используются такие разновидности ПЛУ, как программируемые логические матрицы (ПЛМ) и программируемые постоянные запоминающие устройства (ППЗУ).Применение ПЛМ позволяет уменьшить количество логических элементов и связей в логических устройствах, что особенно важно для регулярных структур, реализуемых на кристаллах БИС.Разработаны и применяются однократно программируемые ПЛМ и многократно программируемые –репрограммируемые ПЛМ (РПЛМ). Развиваются методы проектирования и производства матричных БИС с реконструируемыми соединениями (МаБИСРС) и с программируемой архитектурой (МаБИСПА) –субсистемына пластинах.Программирование с использованием масок (фотошаблонов) металлизации или контактных окон в оксиде широко применяется в ПЛМ на основе биполярных транзисторов и диодов. На рис.2 показана схема соединений элементов в диодной ПЛМ. Входные сигналы положительной полярности подаются на входы а –е, произведения М0 –М2 снимаются с нагрузочных резисторов R. Преимуществами диодных матриц являются простота и малая занимаемая на кристалле площадь, а недостатком –значительные токи, потребляемые по входам матрицы.Использование многоэмиттерных транзисторов вместо диодов позволяет существенно уменьшить входные токи (в BN раз, BN –нормальный коэффициент передачи тока транзистора) и повысить быстродействие ПЛМ. На рис.3 представлена схема фрагмента ПЛМ на биполярных многоэмиттерных транзисторах.Матрицы на основе МОПтранзисторов обеспечивают наиболее высокую плотность компоновки элементов, имеют минимальную потребляемую мощность, однако уступают по быстродействию матрицам на биполярных транзисторах.Достоинством ПЛМ с масочным программированием являются малая площадь и высокая надежность, что обусловило их широкое применение в составе специализированных и микропроцессорных БИС. Такие ПЛМ однократно программируются изготовителем в процессе производствамикросхемы, что сужает область их применения.Большей гибкостью, особенно при использовании в периферийных устройствах, обладают электрически программируемые ПЛМ, “настройка” которых на реализацию заданных функций выполняется пользователем.

Рисунок 2 –Фрагмент диодной ПЛМ

Рисунок 3 –Фрагмент ПЛМ на БТ

На рис.4 показанынаиболее распространенные элементы матрицс электрическим программированием. Программирование осуществляется расплавлением перемычек (обычно нихромовых или поликремниевых) или пробоем диодов (pn переходов или барьеров Шотки).

Рисунок 4 –Элементы ПЛМ с электрическим программированием

Перемычки имеют сопротивление около 10 Ом и расплавляются (размыкаются) при пропускании через них импульса тока, амплитуда которого значительно больше амплитуды тока считывания. Для разрушения нихромовых или поликремниевых перемычек достаточно тока 20…50 мА; время расплавления составляет 10…200 мс.Диоды пробиваются (закорачиваются) при подаче импульса обратного напряжения от источника с небольшим внутренним сопротивлением, дающим достаточный ток (200…300 мА). Это вызывает лавинный и термический пробой pn переходов (барьера Шотки) и миграцию частиц металла внутрь полупроводника с образованием надежного низкоомного контакта (штриховые линии на рис.4). Время образования цепи 0,02…0,05 мс.Для электрического программирования и контроля ПЛМ используются специальные установки, управляемые ЭВМ. Исходной информацией для программирования и контроля являются:таблица истинности;признак пережигания (пробоя) лог. единиц или нулей (в зависимости от начальной информации незапрограммированной ПЛМ);параметры программирующих импульсов.Управляющая программа делает перебор адресов на входах от 00…0 до 11…1. На ПЛМ подаются питающие напряжения, а при наличии в исходной информации признаков программирования –импульс пережигания (пробоя). После программирования выполняется контроль и результат проверки с указанием совпадения (несовпадения) с таблицей истинности выводится на печать.ПЛМ применяются в современных периферийных и основных компьютерных устройствах платы расширения в системе Plug and Play, которые и имеют специальную микросхему -ПЛИС. Она позволяет плате сообщать свой идентификатор и список требуемых и поддерживаемых ресурсов.Для создания СБИС(сверх больших интегральных схем)и субсистем на пластинах применяют регулярные структуры (рис.5) с матрицей ячеек достаточно большой степени интеграции. Программирование элементов соединений выполняется их созданием или нарушением.

Рисунок 5 –Фрагмент БИС с реконструируемымисоединениями

Матричные БИС с реконструируемыми соединениями обычно создают на основе КМОПтранзисторов, характеризующихся минимальной потребляемой мощностью. Для таких транзисторов применимы все типы перемычек.Перспективным является использование матричных БИС с реконструируемыми соединениями для построения многопроцессорных субсистем. Контакты между соединительными проводниками различных уровней программируются лучом лазера (расплавляется диэлектрик), некоторые связи разрезаются.Лазерное реконструирование при управлении от ЭВМ длится около 1 ч. Такие микросистемы могут содержать до 100 миллионов транзисторов.Плотность компоновки для СБИС при минимальном размере элементов 0,5…2 мкм достигает 20 тысяч транзисторов на квадратный миллиметр.Внастоящее время существуютэлементыпамяти, сохраняющие информацию при отключении напряжения питания, что позволяет создавать ПЛМ со стиранием и перезаписью реализуемых функций –репрограммируемые логические матрицы (РПЛМ).Значительное распространение в РПЛМ получили МОПтранзисторы с плавающим затвором и лавинной инжекцией (рис.6). Структура такого транзистора аналогична обычному МОПтранзистору с поликремниевым затвором, который гальванически не связан с остальной схемой. В исходном состоянии транзистор не проводит ток (см. рис.6,а). Для перехода в проводящее состояние (запись) между истоком и стоком транзистора прикладывается достаточно большое напряжение (около 50 В) в течение примерно 5 мс. Это вызывает лавинный пробой истокового (стокового) pn перехода и инжекцию электронов в поликремниевый затвор. Заряд, примерно равный 107 Кл/см2,захваченный затвором (см. рис.6,б), индуцирует канал, соединяющий исток и сток, и может сохраняться длительное время (10…100 лет) после снятия напряжения, так как затвор окружен оксидным слоем, имеющим очень малую проводимость.Стирание информации осуществляется при облучении ультрафиолетовыми лучами сэнергией, достаточной для выбивания электронов из затвораи переноса их в подложку (рис.6). Стирание можно также осуществить, используя ионизирующее, например рентгеновское излучение.Считывание информации из матрицы выполняется при подаче напряжения питания 5…15 В и контроле тока, протекающего через транзистор.Для организации выборки определенных ячеек вматрицу (см. рис.6,в) последовательно с транзисторами с плавающими затворами включают обычные МОПтранзисторы.

Рис.6. ПЛМ на МОПтранзисторах с плавающим затвором:а) выключенный (стертый) запоминающий транзистор;б)включенный запоминающий транзистор;в) фрагмент матрицы (транзистор выборки Тв, запоминающий транзистор Тз);1 –исток; 2 –плавающий затвор из поликристаллического кремния; 3 –сток; 4 –инжектированный заряд; 5 –область обеднения

Наряду с БИСс реконструируемыми соединениями развивается направление, связанное с созданием БИС и СБИС с программируемой архитектурой и выполняемых в виде субсистем на пластинах. Перестройка архитектуры субсистемы осуществляется с помощью встроенных элементов коммутации с памятью. Причем элементы памяти могут выполняться как на типовых МОПили КМОПтранзисторах, так и на транзисторах с лавинной инжекцией.На рис.7представлена структурная схема матричной БИС с программируемой архитектурой. Шина управления (ШУ) служит для записи в блоки распределенной памяти (П) кодов настройки (программирования) архитектуры субсистемы на определенную задачу. Решающие блоки матрицы (М) соединяются между собой распределенными коммутаторами (К) через коммутационную шину (ШК).

Рисунок 7 –Структурная схема матричной БИС с программируемой архитектурой

Применение СБИС с программируемой архитектурой позволяет получить очень высокую плотность компоновки, автоматизировать процесс сборки.

Ссылки на источники1.Образовательный сайт www.studfiles.ruURL: http://www.studfiles.ru/dir/cat39/subj1381/file15398/view155035/page2.html2.Свободная энциклопедия Википедия URL: http://ru.wikipedia.org/wiki/%D0%91%D0%9C%D0%9A3.Свободная энциклопедия ВикипедияURL: http://ru.wikipedia.org/wiki/%D0%9F%D0%9B%D0%98%D0%A1

Konyaev Ivan Sergeyevich,3rd year student of Armavir Institute of Mechanics and Technology (branch) Kuban State University of Technology, ArmavirMonogarov Sergey Ivanovich,Candidate of Technical Sciences, Associate Professor of inplant electrical equipment and automation, Armavir Institute of Mechanics and Technology (branch) Kuban State University of Technology, ArmavirPrinciples of building largescale integrated schemesAbstract:This article focuses on research of the principles of construction of largescale integrated circuits (LSIs).Keywords:BIS, a large integrated circuit, the base matrix crystals, programmable logic devices.